崗位職責(zé):
1. 設(shè)計(jì)和開發(fā):負(fù)責(zé)FPGA設(shè)計(jì)和開發(fā),包括架構(gòu)設(shè)計(jì)、電路設(shè)計(jì)、HDL編碼、仿真驗(yàn)證等。
2. 時(shí)序約束和時(shí)序分析:制定時(shí)序約束,并進(jìn)行時(shí)序分析,確保設(shè)計(jì)滿足時(shí)序要求。
3. 性能優(yōu)化:通過優(yōu)化邏輯、布局布線、時(shí)序等方面的設(shè)計(jì)來提升FPGA設(shè)計(jì)的性能和資源利用率。
4. 集成和調(diào)試:將FPGA與其他硬件或軟件進(jìn)行集成,進(jìn)行系統(tǒng)級(jí)調(diào)試和驗(yàn)證。
5. 驅(qū)動(dòng)開發(fā):開發(fā)驅(qū)動(dòng)程序和接口邏輯,與軟件團(tuán)隊(duì)合作進(jìn)行驅(qū)動(dòng)程序的調(diào)試和驗(yàn)證。
6. 高速接口設(shè)計(jì):負(fù)責(zé)處理高速接口(如DDR、PCIe、Ethernet等)的設(shè)計(jì)和調(diào)試。
7. 測試和驗(yàn)證:編寫測試計(jì)劃和測試用例,并進(jìn)行功能驗(yàn)證、時(shí)序驗(yàn)證和邊界條件測試等。
8. 文檔編寫:編寫設(shè)計(jì)文檔、用戶手冊(cè)和技術(shù)報(bào)告等,確保設(shè)計(jì)和開發(fā)過程的文檔化和記錄。
9. 團(tuán)隊(duì)合作:與硬件團(tuán)隊(duì)、軟件團(tuán)隊(duì)和產(chǎn)品團(tuán)隊(duì)密切合作,共同完成項(xiàng)目目標(biāo)。
10. 技術(shù)研究和學(xué)習(xí):跟蹤最新的FPGA技術(shù)發(fā)展,持續(xù)學(xué)習(xí)并應(yīng)用新的工具和方法。
任職要求:
1. 具有華為,中興等企業(yè)的數(shù)字驗(yàn)證經(jīng)驗(yàn)的優(yōu)先;
2. 具備高速接口(PCIe、CXP),外設(shè)(ADC、DAC、雷電),內(nèi)存(DDR、NAND FLASH、SSD、SATA)管理等設(shè)計(jì)經(jīng)驗(yàn);
3. 熟悉I2C,SPI,UART等低速接口協(xié)議;
4. 熟練掌握Vivado,Quartus,Libero,Radiant等開發(fā)工具;
5. 熟練掌握Questasim,Modelsim,VCS等仿真工具;
6. 熟練掌握時(shí)序約束方法;
7. 具有產(chǎn)品開發(fā)和設(shè)計(jì)經(jīng)驗(yàn)。
8. 具有在芯片公司開發(fā)ISP算法的經(jīng)驗(yàn),并在實(shí)際產(chǎn)品中成功應(yīng)用者優(yōu)先。